对于那些时钟频率低于100 MHz、存储器密度低于512K数据缓冲应用来说,将该设计集成到一个单 FPGA中常常能够提供最理想的解决方案。然而,随着缓冲存储器的需求增长和时钟频率的增加,设计者会发现采用分立 FIFO和多端口存储器的高性能和低成本特性将会 ...
美国国家仪器有限公司(National Instruments,简称NI)隆重发布了可应用于控制、测试及嵌入式系统开发的图形化系统设计平台的最新版本——LabVIEW 8.6。得益于LabVIEW软件平台天生并行的图形化编程方式,LabVIEW 8.6版本提供了全新工具帮助工程师和科学家们从多核 ...
Today, FPGA designers are using these flexible devices to perform everything from simple glue logic tasks to implementing complicated system on a chip (SoC) functions. The efficiency and ease of ...